硬件行业在AI时代的冲击,一点有感而发

2026-04-29 10:362阅读0评论SEO资源
  • 内容介绍
  • 文章标签
  • 相关推荐
问题描述:

楼主是做硬件的,平时工作就是画原理图、画PCB、写嵌入式和FPGA代码。从21年工作开始,一直兢兢业业,想着在单位大展身手。平时写嵌入式和FPGA都用了官方的IDE,自从去年偶然间开始使用VSCODE去写FPGA后,发现VSCODE的copilot可以根据上下文帮着写VERILOG代码,如同打开了一扇新世界的大门!从此以后不断在网上搜集资料,学习新的AI技术。其实我23年还是24年就用过CHATGPT,应该说我是最早接触AI的那一批人,但是也就是写一下材料,从来没想过真的能对工作有帮助。但是今年,随着AI的越发深入的掌握,真心觉得以前无数个钻研技术的凌晨、无数个学习的时候,全都那么苍白可笑,就像柯洁和王天一无法战胜AI一样,人类在这种有先例或者说低级的工作岗位中,是无法战胜AI的。而且我坚信,AI在未来的几年一定是像智能手机一样、像4G 5G一样普及的。那时候将会把大家的水平拉在同一个起跑线上。感觉真的不如把时间放在陪伴家人、出去放松身上。可能卷了那么久,是时候休息了。

网友解答:
--【壹】--:

靠,搞这么多,还有头发不,我就写FPGA。
image493×381 11 KB


--【贰】--:

是呀佬友,可能我理解的和您说的异曲同工的地方


--【叁】--:

还是作为提效工具来使用的。毕竟没有上文,AI也没办法给你下文。
整体还是需要人来规划,需要人来把控
所以整体的知识还是需要学习和掌握的


--【肆】--:

但是大部分的工作,阅历增长可以说是非常缓慢的。每个人想走出自己所在的围城,太难了


--【伍】--:




AI时代?:


--【陆】--:

wow, verilog,远古的回忆,我大学毕业设计用的就是这个语言~


--【柒】--:

我的单位用的是ACTEL的FPGA,那个IDE也很垃圾。BUG一大堆。现在只用来编译和下载用了


--【捌】--:

能不用国产FPGA就不用,会变得不幸。
不知道bug从何而来。


--【玖】--:

嵌入式很多轮子就是模版吧,只需要改改引脚/参数/函数封装,AI写这个还是很爽的


--【拾】--:

最重要的还是阅历,从人民中来,到人民中去。


--【拾壹】--:


也许……这本来是硬件工程师鼠年积累的FPGA模板说是……
US那边有用LLM做可以跑起来的 RISC-V 了


--【拾贰】--:

哈哈。我没有用您说的digital IDE,我用的是VSCODE里面的VERILOG-HDL插件。已经感觉很好了。我过会去试一下digital IDE,看看有没有搞头。


--【拾叁】--:

用不用国产不是我们卑微的技术人员说的算的 领导说用啥就用啥,既是任务又是命令。我们单位的电脑都要采购成国产的了,哈哈。


--【拾肆】--:

其实就是集成了命令行的vivado,全程在vscode里面操作就好了,vivado太重了,根本不想打开


--【拾伍】--:

暂时不行,模组,芯片选型,稳定性验证,这些更多的是经验和实际使用才知道,AI知道锤子


--【拾陆】--:

您说的很对,但是感觉AI把人与人之间技术上的差距拉近了,所以我才会感慨原来下的功夫不值得。


--【拾柒】--:

哈哈,我们单位是这样的。一个人什么都要干。但是每个东西又不能钻研的很深,属于万金油选手。久而久之就感觉没啥意思


--【拾捌】--:

我了解到的现在对于硬件的冲击还是写嵌入式的代码,对画原理图、画PCB、挑选符合需求元器件的工作有冲击吗


--【拾玖】--:

是的 现在就在vscode里面用digital IDE+claude code写verilog 体验很好

标签:树洞
问题描述:

楼主是做硬件的,平时工作就是画原理图、画PCB、写嵌入式和FPGA代码。从21年工作开始,一直兢兢业业,想着在单位大展身手。平时写嵌入式和FPGA都用了官方的IDE,自从去年偶然间开始使用VSCODE去写FPGA后,发现VSCODE的copilot可以根据上下文帮着写VERILOG代码,如同打开了一扇新世界的大门!从此以后不断在网上搜集资料,学习新的AI技术。其实我23年还是24年就用过CHATGPT,应该说我是最早接触AI的那一批人,但是也就是写一下材料,从来没想过真的能对工作有帮助。但是今年,随着AI的越发深入的掌握,真心觉得以前无数个钻研技术的凌晨、无数个学习的时候,全都那么苍白可笑,就像柯洁和王天一无法战胜AI一样,人类在这种有先例或者说低级的工作岗位中,是无法战胜AI的。而且我坚信,AI在未来的几年一定是像智能手机一样、像4G 5G一样普及的。那时候将会把大家的水平拉在同一个起跑线上。感觉真的不如把时间放在陪伴家人、出去放松身上。可能卷了那么久,是时候休息了。

网友解答:
--【壹】--:

靠,搞这么多,还有头发不,我就写FPGA。
image493×381 11 KB


--【贰】--:

是呀佬友,可能我理解的和您说的异曲同工的地方


--【叁】--:

还是作为提效工具来使用的。毕竟没有上文,AI也没办法给你下文。
整体还是需要人来规划,需要人来把控
所以整体的知识还是需要学习和掌握的


--【肆】--:

但是大部分的工作,阅历增长可以说是非常缓慢的。每个人想走出自己所在的围城,太难了


--【伍】--:




AI时代?:


--【陆】--:

wow, verilog,远古的回忆,我大学毕业设计用的就是这个语言~


--【柒】--:

我的单位用的是ACTEL的FPGA,那个IDE也很垃圾。BUG一大堆。现在只用来编译和下载用了


--【捌】--:

能不用国产FPGA就不用,会变得不幸。
不知道bug从何而来。


--【玖】--:

嵌入式很多轮子就是模版吧,只需要改改引脚/参数/函数封装,AI写这个还是很爽的


--【拾】--:

最重要的还是阅历,从人民中来,到人民中去。


--【拾壹】--:


也许……这本来是硬件工程师鼠年积累的FPGA模板说是……
US那边有用LLM做可以跑起来的 RISC-V 了


--【拾贰】--:

哈哈。我没有用您说的digital IDE,我用的是VSCODE里面的VERILOG-HDL插件。已经感觉很好了。我过会去试一下digital IDE,看看有没有搞头。


--【拾叁】--:

用不用国产不是我们卑微的技术人员说的算的 领导说用啥就用啥,既是任务又是命令。我们单位的电脑都要采购成国产的了,哈哈。


--【拾肆】--:

其实就是集成了命令行的vivado,全程在vscode里面操作就好了,vivado太重了,根本不想打开


--【拾伍】--:

暂时不行,模组,芯片选型,稳定性验证,这些更多的是经验和实际使用才知道,AI知道锤子


--【拾陆】--:

您说的很对,但是感觉AI把人与人之间技术上的差距拉近了,所以我才会感慨原来下的功夫不值得。


--【拾柒】--:

哈哈,我们单位是这样的。一个人什么都要干。但是每个东西又不能钻研的很深,属于万金油选手。久而久之就感觉没啥意思


--【拾捌】--:

我了解到的现在对于硬件的冲击还是写嵌入式的代码,对画原理图、画PCB、挑选符合需求元器件的工作有冲击吗


--【拾玖】--:

是的 现在就在vscode里面用digital IDE+claude code写verilog 体验很好

标签:树洞